EPM1270T144C5N, Программируемая логическая интегральная схема 980 макроячеек 6.2нс 144TQFP
Изображения служат только для ознакомления,
см. техническую документацию
см. техническую документацию
1 680 руб.
от 4 шт. —
1 590 руб.
от 7 шт. —
1 510 руб.
от 14 шт. —
1 490 руб.
1 шт.
на сумму 1 680 руб.
Плати частями
от 420 руб. × 4 платежа
от 420 руб. × 4 платежа
Описание
Микросхемы / Микросхемы программируемой логики / Микросхемы ПЛИС (CPLD)
Программируемая логическая интегральная схема 980 макроячеек 6.2нс 144TQFP
Технические параметры
Корпус | TQFP144 | |
Family Name | MAX II | |
In System Programmability | In System | |
Individual Output Enable Control | Yes | |
Maximum Operating Supply Voltage | 3.6 V | |
Maximum Operating Temperature | +85 °C | |
Memory Type | Flash | |
Minimum Operating Supply Voltage | 2.375 V | |
Minimum Operating Temperature | 0 °C | |
Mounting Type | Surface Mount | |
Number of Logic Blocks/Elements | 127 | |
Number of Macro Cells | 980 | |
Number of User I/Os | 116 | |
Package Type | TQFP | |
Pin Count | 144 | |
Re-programmability Support | Yes | |
Width | 20mm | |
MSL(Уровень чувствительности к влажности) | 3 | |
Диапазон рабочих температур | 0…+70 °С | |
Количество | входов/выходов-116 I/O | |
Напряжение питания | 2.5…3.3 В | |
Описание | CPLD-Complex Programmable Logic Devices | |
Память | общий объем памяти-8192 bit | |
Способ монтажа | поверхностный(SMT) | |
Тип | Программируемая логическая интегральная схема(ПЛИС)серии EPM1270 | |
Транспортная упаковка: размер/кол-во | 58*46*46/60 | |
Упаковка | TRAY, 60 шт. | |
Характеристика | задержка распространения-6 нс(max) | |
Частота | (max)-304 МГц | |
Automotive | No | |
Data Gate | No | |
ECCN (US) | EAR99 | |
I/O Voltage (V) | 1.5|1.8|2.5|3.3 | |
In-System Programmability | Yes | |
Lead Shape | Gull-wing | |
Logic Elements | 1270 | |
Maximum Clock to Output Delay (ns) | 7.3 | |
Maximum Internal Frequency (MHz) | 201.1 | |
Maximum Number of User I/Os | 116 | |
Maximum Operating Supply Voltage (V) | 3.6 | |
Maximum Operating Temperature (°C) | 85 | |
Maximum Propagation Delay Time (ns) | 10|5.9 | |
Memory Size (Kbit) | 8 | |
Minimum Operating Supply Voltage (V) | 2.375 | |
Minimum Operating Temperature (°C) | 0 | |
Mounting | Surface Mount | |
Number of Global Clocks | 4 | |
Number of I/O Banks | 4 | |
Number of Inter Dielectric Layers | 6 | |
Packaging | Tray | |
Part Status | NRND | |
PCB changed | 144 | |
PPAP | No | |
Process Technology | 0.18um | |
Program Memory Type | Flash | |
Programmability | Yes | |
Programmable Type | In System Programmable | |
Reprogrammability Support | No | |
Speed Grade | 5 | |
Standard Package Name | QFP | |
Supplier Package | TQFP | |
Supplier Temperature Grade | Commercial | |
Tolerant Configuration Interface Voltage (V) | 1.8|2.5|3.3|5 | |
Tradename | MAX | |
Typical Operating Supply Voltage (V) | 2.5|3.3 | |
Brand | Altera Corporation | |
Delay Time | 6.2 ns | |
Factory Pack Quantity | 60 | |
Manufacturer | Altera | |
Maximum Operating Frequency | 304 MHz | |
Mounting Style | SMD/SMT | |
Number of I/Os | 116 | |
Number of Logic Array Blocks - LABs | 127 | |
Number of Logic Elements | 1270 | |
Number of Macrocells | 980 | |
Operating Supply Current | 55 mA | |
Operating Supply Voltage | 2.5 V, 3.3 V | |
Package / Case | TQFP-144 | |
Product | MAX II | |
Product Category | CPLD-Complex Programmable Logic Devices | |
RoHS | Details | |
Series | MAX II | |
Supply Voltage - Max | 3.6 V | |
Supply Voltage - Min | 2.375 V | |
Total Memory | 8192 bit | |
User Flash Memory - UFM | 8192 bit | |
Вес, г | 1.2 |
Техническая документация
Datasheet
pdf, 1680 КБ
Datasheet
pdf, 1019 КБ
Datasheet
pdf, 3869 КБ
Datasheet
pdf, 8886 КБ
Документация
pdf, 4227 КБ
ALTERA MAXPLUS II V10 BASELINE
zip, 44684 КБ
Altera NIOS Core Eval
zip, 901 КБ
Datasheet CPLD MAX II
pdf, 86 КБ
Дополнительная информация
Калькуляторы группы «Микросхемы программируемой логики»
Типы корпусов импортных микросхем